同步时序逻辑电路的分析方法:
分析一个时序逻辑电路(如下),就是要通过分析找出时序电路的逻辑功能来。具体地说,就是要求找出电路的状态和输出的状态在输入变量和时钟信号作用下的变化规律。
1、从给定的逻辑图中写出每个触发器的驱动方程(存储电路中每个触发器输入信号的逻辑函数式)。
2、将以上驱动方程带入相应的触发器的特性方程(例如 Q* = JQ' + K'Q),得出每个触发器的状态方程。
3、从给定的逻辑图中写出电路的输出方程。
以上三个方程组成了时序电路的逻辑功能的描述方程。
时序电路状态转换全部过程的描述方式还有状态转换(真值)表、状态转换图、时序图(波形图)。
状态转换表:
状态转换图:
时序图:
异步时序逻辑电路的分析方法:
与同步时序逻辑电路的分析方法不同的是,在异步时序逻辑电路中,每次电路状态发生转换时并不是所有的触发器都有时钟信号(你需要找出每次电路状态转换时哪些触发器被触发哪些不被触发),而只有那些有“时钟信号”的触发器才需要用特性方程去计算次态,没有“时钟信号”的触发器将保持原来的状态不变。