PLDs分类
1.SPLDs:简单可编程逻辑器件,最多600门
2.CPLDs:复杂可编程逻辑器件,上千门
3.FPGAs:现场可编程门阵列,成千上万门
可编程阵列
一个由导体构成的网格,行和列之间有可熔化的连接
通过熔化指定的连接来决定输出
SPLDs分类
1.可编程只读存储器(PROM)
固定与门阵列
可编程或门阵列
2.可编程逻辑阵列(PLA)
可编程与门阵列
可编程或门阵列
3.可编程阵列逻辑(PAL)
一次可编程与门阵列(不可擦除)
固定或门阵列+固定输出逻辑
4.通用阵列逻辑(GAL)
可编程与门阵列
固定或门阵列+可编程输出逻辑(输出逻辑宏单元OLMC)
PAL
允许所有SOP表达,输出端有一个反相器,同时,可以添加一个反相器来允许输出端输入,或让输出的信号反馈
GAL
可编程与门阵列由电可擦除CMOS(E2CMOS)单元组成,on时连接,off时断开
OLMC
OLMC可以被认为是一个输出的组合,一个输入,或是带寄存器的输出
OLMC里有一个1-of-4 multiplexer(两个输入的多路复用器),它有四种输入,对应OLMC的四种配置:
1.或门输出
2.或门输出的补码
3.带寄存器的或门输出
4.带寄存器的或门输出补码
来源:https://blog.csdn.net/weixin_44123999/article/details/101022880