创龙结合TI KeyStone系列多核架构TMS320C6678 DSP以及Xilinx Kintex-7 FPGA评估板的PCIe接口

那年仲夏 提交于 2020-08-17 13:41:17

CPU处理器

基于TI KeyStone C66x多核定点/浮点DSP TMS320C6678 + Xilinx Kintex-7 FPGA的高性能信号处理器,TI TMS320C6678集成8核C66x,每核主频1.0/1.25GHz,每核运算能力高达40GMACS和20GFLOPS,FPGA XC7K325T逻辑单元326K个,DSP Slice 840个,8对速率为12.5Gb/s高速串行收发器,以下是CPU功能框图:

PCIe接口

 

开发板引出了PCIe Gen2 x4接口(CON5),2通道,编码方案为8b/10b,总共64pin,主接口区42pin,单通道理论最高传输速率达5GBaud,即为5GBaud*8/10=4Gbit/s,硬件及引脚定义如下图:

标签
易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!