HyperLynx® DDRx仿真验证专家套包DDRx 接口设计验证提供了强大的集成电气设计规则检查,信号完整性、串扰和时序分析于一体的验证平台,显著缩短PCB的设计和调试周期。
通过详尽的预设DDRx接口规则接口,用户可以迅速完成DDRx接口PCB设计质量评估。自动布线后仿真从提取PCB 设计数据中提取"布线后"电路拓扑,执行全面的全接口分析,在生产PCB样本之前,详细验证所有信号、信号组信号完整性和时序关系。
为方便大家更好地了解、使用HyperLynx® DDRx仿真验证功能,
即日起,截止至2020年9月30号,Mentor提供3种DDRx接口验证解决方案促销计划:
DDR3 仿真验证专家套包 促销价:$15K
以一套PCB设计工具的价格,将获得一个完整DDR3 PCB设计验证平台。
HyperLynx® DDR3仿真验证专家套包DDR3 接口设计验证提供了强大的集成电气设计规则检查,信号完整性、串扰和时序分析,直流压降分析,板级热分析于一体的验证平台,显著缩短PCB的设计和调试周期。
• 预设完整DDR3接口PCB设计验证规则
• 分析电源平面分割等导致铜损耗造成的电压降
• 自动布线后 DDR3 接口信号完整性和时序验证
• 分析所有信号组和耦合关系的集成信号完整性, 串扰和系统级时序仿真分析
• 与Mentor Xpedition/ PADS紧密集成,并支持导入业界通用的设计工具Altium® Designer, OrCAD®, Allegro®, 和CADSTAR®等设计数据导入
DDR3 仿真验证套包 促销价:$10K
以一套PCB设计工具的价格,将获得一个完整DDR3 PCB设计验证平台。
HyperLynx® DDR3仿真验证套包DDR3 接口设计验证提供了强大的集成电气设计规则检查,信号完整性、串扰和时序分析于一体的验证平台,显著缩短PCB的设计和调试周期。
• 预设完整DDR3接口PCB设计验证规则
• 自动布线后 DDR3 接口信号完整性和时序验证
• 分析所有信号组和耦合关系的集成信号完整性, 串扰和系统级时序仿真分析
• 与Mentor Xpedition/ PADS紧密集成,并支持导入业界通用的设计工具Altium® Designer, OrCAD®, Allegro®, 和CADSTAR®等设计数据导入
DDR4 仿真验证套包 促销价:$30K
HyperLynx® DDR4仿真验证专家套包验证提供了强大的集成电气设计规则检查,信号完整性、串扰和时序分析于一体的验证平台,显著缩短PCB的设计和调试周期。
• 预设完整DDR4接口PCB设计验证规则
• 自动布线前/布线后DDR4接口信号完整性和时序验证
• 分析所有信号组和耦合关系的集成信号完整性, 串扰和系统级时序仿真分析
• 与Mentor Xpedition/ PADS紧密集成,并支持导入业界通用的设计工具Altium® Designer, OrCAD®, Allegro®, 和CADSTAR®等设计数据导入
三种不同的套包,均涵盖了重点项目功能,同时每项套包也各有侧重,满足您不同的设计需求。敲重点:价格史无前例的美丽,总有一款适合您!
Mentor DDRx 接口一站式解决方案促销套包购买咨询:
• 微信公众号:请将个人信息“姓名+单位+电话+邮箱”在本文章最后留言
• 电子邮件:将您的需求通过以上格式,发送至
market_dept@hirain.com
• 电话联系:
010-64840808-6102
如果您想了解更多相关内容,欢迎点击下方链接:
来源:oschina
链接:https://my.oschina.net/u/4471539/blog/4304693