时钟与复位

痞子三分冷 提交于 2020-01-25 18:01:10

内容:

主要涵盖了设计者在设计模块或者知识产权(Intellectual Preoperty)时所要用到的一些建议。

同步设计(对ASIC时序控制最安全的方法):

由单个主时钟和主置位/复位信号驱动设计中所有的时序器件。

 

 

一、避免使用行波计数器

含义:即使用触发器输出作为下一级触发器的时钟输入端

缺点:

  1. 由于第一个触发器的输出响应导致第二个触发器的时钟输入相对于时钟信号产生偏移(延迟);
  2. 无法在每个时钟边沿都激活:由于延迟问题,当时钟发生跳变时,第一个触发器的输出未发生变化,从而导致第二个触发器的时钟输入变化较时钟信号晚;在每个时钟边沿都激活?可能在某几个时钟边沿激活?考虑的是第二个触发器的激活?

 

 

 

 优点:能够减少电路的漏电流并降低电路的功耗,在低功耗设计中会取得很好的效果;

 

二、避免使用门控时钟

前端设计注意:含门控时钟的设计在仿真过程中可能工作正常,但是综合时会出现问题;

含义:在时钟线上使用门控单元,使用门控逻辑使能信号开关时钟;

 

优点:能够有效减少功耗,当时钟被门控电路关闭后,门控时钟在根部将时钟关闭,该时钟网络和其中的寄存器都会停止翻转,从而减少功耗;

同步设计中的功耗来源:

  1. 在每个时钟边沿变化的组合逻辑所产生的功耗(由触发器驱动这些逻辑组合);
  2. 由触发器产生的功耗(及时在触发器的输入和内部状态不发生变化,该功耗仍存在);
  3. 时钟树产生的功耗(通常占到总功耗的50%);

图2.21为同步时钟使能,通过mux可以实现纯同步方式关闭时钟域,使用该方法时钟树始终保持翻转,寄存器内部电路保持活跃,功耗高;

 

 图2.2为门控时钟,使用门控时钟使能能在时钟树根部关闭时钟信号,时钟信号驱动的寄存器由于无时钟输入,保持原来的值,同事还能避免同步时钟设计中输入端的多路选择器,在实现大的寄存器块时节省面积。

缺点:

  1. 由于门控单元输入输出的延迟,会导致门控单元后的寄存器的时钟输入端信号较时钟发生偏移;
  2. 对毛刺敏感,并引入尖峰脉冲作用于触发器,可能导致设计失败;
  3. 由于门控时钟不是同步设计方案的一部分,因此会显著增加设计时间和验证的工作量;

 

分类:不含锁存器的门控时钟和基于锁存器的门控时钟


不含锁存器的门控时钟电路:如图2.2,使用and gate 或 or gate实现

要求:使能信号从时钟活跃沿到时钟不活跃沿保持常量(避免过过早阶段时钟脉冲或误产生多个时钟脉冲,即,门控电路输出的时钟频率增加从而导致错误)

 基于锁存器的时钟门控电路:通过锁存器来实现使能信号在时钟活跃沿到不活跃沿保持常量的要求;

 

下降沿为有效沿时,使用正沿触发的锁存器,并使用or gate进行控制;

使用这种电路每次仅需改变门的一个输入就能开关时钟,保证电路输出不包含任何毛刺或尖峰脉冲;

Caution需要注意时钟占空比和产生使能信号逻辑的延迟。

重组数据路径以减少转换传播?

三、避免使用双边沿或混合边沿时钟

含义:使用如下图所示的相位相反的时钟信号控制两个触发器,在时钟的上升沿和下降沿都传输数据;

 

 优点:

  1. 能够在给点的时钟频率下达到双倍的吞吐量;
  2. 与等效同步电路先比,能够降低一半功耗,同时避免了使用两倍频率的在设计中遇到的接口问题(接口在两倍频自身电气特性变差,对时钟频率和时序增加干扰愈发敏感,接口电路设计成本增加);

缺点:

  1. 不对称的时钟占空比会导致违背建立时间和保持时间;
  2. 难以确定关键路径;
  3. 难以使用插入扫描链的设计方法学(要求所有寄存器的有效沿一致);

Caution尽量避免使用双沿时钟,除非对性能/速度要求很高,并无法承受使用等效同步电路在DFT和验证带来的额外开支。

四、用触发器驱动另一个触发器的异步复位端

含义:使用第一级触发器的输出作为第二级触发器的复位信号;

缺点:违反同步设计原理,还为导致第二级触发器时钟信号与复位信号产生潜在的竞争关系;

 

同步设计方法学

一、避免在设计中出现组合环路

含义:组合环路中的信号之间存在直接反馈回路,反馈回路中不包含寄存器,

如下图,always块之间存在直接相连,a信号通过d信号与自身直接相连;

缺点:组合环路的行为与所有逻辑的传播延迟相关,而传播延迟会根据条件的变化而发生改变,从而导致电路行为的变化;

解决方法:改变其中某个信号的生成方式,以消除信号之间的依赖性;

  1. 在组合环路中引入一个触发器或寄存器,打断直接通路;
  2. 在寄存器的输出端通过组合逻辑直接控制同一个寄存器的异步输入端;

 

Caution:组合环路不可综合

 

二、避免数字设计中的延迟链

延迟链:使用多个带有单扇入和单扇出的连续节点产生延迟(通常使用多个反相器链增加延迟),通常出现在异步设计中,有时用于解决其他组合逻辑导致的竞争条件。

问题:会增加设计对操作环境的敏感性,降低设计的可靠度,增加将设计移植到不同器件结构上的难度。

方法:在设计中使用同步技术取代异步技术。

 

三、避免使用异步脉冲产生器

易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!