数字电路—触发器(三)

為{幸葍}努か 提交于 2020-01-24 16:20:24

上两篇见:
数字电路—触发器(一)
数字电路—触发器(二)

本文主要是几个概念。

一、触发器的动态特性

1、建立时间(Tsu,Setup time)

建立时间是指输入信号应当先于时钟信号CLK动作沿到达的时间。

2、保持时间(Th,Hold time)

保持时间是指时钟信号CLK动作沿到达后,输入信号仍然需要保持不变的时间。

3、传输延迟时间(Tpd,Propagation delay time)

传输延迟时间是指从CLK动作沿到达开始,直到触发器输出的新状态稳定建立所需要的时间。

4、最高时钟频率(fmax,Maximum clock frequency)

最高时钟频率是指触发器在连续、重复翻转的情况下,时钟信号可以达到的最高重复频率。
在这里插入图片描述

二、寄存器

寄存器能够寄存一组二值代码,一个触发器能够储存一位二值代码,所以用N个触发器组成的寄存器能够存储一组N位的二值代码。

并行输入,并行输出:接收数据时所有各位代码是同时输入的,而且触发器中的数据是并行的出现在输出端的。

易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!