注意
- 芯片型号:TMS320F28335
- 适用于NJUSTEO李彧晟老师课程
- 参考资料:《TMS320F28335 DSP原理、开发及应用》
- 对应PPT第二章
- 本章内容较多而且较为重要,请结合PPT一起复习
1 内核时钟(SYSCLKOUT)
- PPT:29
- 英文表示一定要记住
1.1 产生
- CLKIN 是到 CPU 的时钟。 它作为 SYSCLKOUT 从 CPU 传出(也就是说,CLKIN 与 SYSCLKOUT 频率相同)。 如何为 CLKIN 供源的图解请参阅下图
1.2 PLL工作模式
- PLL的三种工作模式对应了不同的SYSCLKOUT的输出频率,需要注意的是只有在PLL使能的模式下,才可以通过PLLCR寄存器作用到SYSCLKOUT上面。
1.3 PLLCR寄存器
- 该寄存器如下图所示,15 ~4位是保留位,即没有什么用。低四位是可以写入分频系数的位,范围是0 ~10。
1.4 PLLSTS寄存器
- 各个位的作用如下:
- DIVSEL:对系统时钟的最后一次分频,分频后生成CLKIN,有三种分频系数:4,2,1,分别对应DIVSEL的值为0/1,2,3
- OSCOFF:控制是否有时钟信号进入PLL,为0则x1,x1/x2,XCLKIN都可以进入PLL
- PLLOFF:为1时关闭PLL
- PLLLOCKS:只读,为0表示PLLCR寄存器已被写入,PLL正在被锁定;为1时表示PLL已被锁定且已经稳定。
2 外设时钟
- 从上图可以看出来每个模块都需要系统时钟提供使能,使能的控制寄存器有
来源:CSDN
作者:双圣树下的阿尔达
链接:https://blog.csdn.net/weixin_43830248/article/details/103589605