DSP复习笔记(3)——TMS320F28335系统时钟

喜你入骨 提交于 2019-12-20 07:28:51

注意

  1. 芯片型号:TMS320F28335
  2. 适用于NJUSTEO李彧晟老师课程
  3. 参考资料:《TMS320F28335 DSP原理、开发及应用》
  4. 对应PPT第二章
  5. 本章内容较多而且较为重要,请结合PPT一起复习

1 内核时钟(SYSCLKOUT)

  • PPT:29
  • 英文表示一定要记住

1.1 产生

  • CLKIN 是到 CPU 的时钟。 它作为 SYSCLKOUT 从 CPU 传出(也就是说,CLKIN 与 SYSCLKOUT 频率相同)。 如何为 CLKIN 供源的图解请参阅下图
    在这里插入图片描述

1.2 PLL工作模式

  • PLL的三种工作模式对应了不同的SYSCLKOUT的输出频率,需要注意的是只有在PLL使能的模式下,才可以通过PLLCR寄存器作用到SYSCLKOUT上面。
    在这里插入图片描述

1.3 PLLCR寄存器

  • 该寄存器如下图所示,15 ~4位是保留位,即没有什么用。低四位是可以写入分频系数的位,范围是0 ~10。
    在这里插入图片描述在这里插入图片描述

1.4 PLLSTS寄存器

在这里插入图片描述

  • 各个位的作用如下:
  1. DIVSEL:对系统时钟的最后一次分频,分频后生成CLKIN,有三种分频系数:4,2,1,分别对应DIVSEL的值为0/1,2,3
  2. OSCOFF:控制是否有时钟信号进入PLL,为0则x1,x1/x2,XCLKIN都可以进入PLL
  3. PLLOFF:为1时关闭PLL
  4. PLLLOCKS:只读,为0表示PLLCR寄存器已被写入,PLL正在被锁定;为1时表示PLL已被锁定且已经稳定。

2 外设时钟

在这里插入图片描述

  • 从上图可以看出来每个模块都需要系统时钟提供使能,使能的控制寄存器有
    在这里插入图片描述
    在这里插入图片描述
    在这里插入图片描述
标签
易学教程内所有资源均来自网络或用户发布的内容,如有违反法律规定的内容欢迎反馈
该文章没有解决你所遇到的问题?点击提问,说说你的问题,让更多的人一起探讨吧!