硬件设计--特性阻抗匹配详解
参考资料: 关于 LVDS 电平 LVDS 电平 PECL、LVDS 和 CML 电平 高速数字逻辑电平(8)之 LVDS LVDS(Low-Voltage Differential Signaling, 低电压差分信号 ) 是美国国家半导体于 1994 年提出的一种信号传输模式的电平标准,它采用极低的电压摆幅高速差动传输数据,可以实现点对点或者一点对多点的连接; LVDS 技术规范有两个标准,即 TIA (电讯工业联盟)/ EIA (电子工业联盟)的 ANSI/TIA/EIA-644 标准 与 IEEE 1596.3 标准,所以 LVDS 接口也称为 RS-644 接口。 一、 LVDS 工作原理 LVDS 的典型工作原理如图 1 所示,主要由驱动器和接收器两部分组成。 LVDS 的驱动器由驱动差分对和电流源组成,电流源的电流通常为 3.5mA ; LVDS 的接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过 100Ω 的电阻,并在接收器的输入端产生大约 350mV 的电压;当驱动器电平翻转时,流经电阻的电流方向被改变,因此在输出端产生相应的逻辑 "1" 和逻辑 "0" 状态。 图 1 LVDS 电平工作原理电路图 二、 LVDS 的优点 2.1、高速传输能力 LVDS 技术的恒流源模式和低摆幅输出都意味着 LVDS 能高速驱动