与门

数字钟课程设计(74HC393版)

喜欢而已 提交于 2019-12-26 17:53:16
前言 经过前几次的实验,我使用了74ls192等一系列芯片,今天给大家推荐一个超级好用,经济实惠的芯片74HC393,可以说专为数字钟而设计,特别适合焊出作品,下面给大家讲解一下,当然有兴趣的可以看看之前的 74HC192版本的数字钟 。 一.任务解析 设计一个能显示“时”、“分”、“秒”的电子钟(23 小时59分59秒),并具有校时功能。 二.电路仿真设计 该设计可以自制信号发生器,如通过555芯片制作一个多谐振荡器,显示部分通过CC4511芯片译码后接入共阴极LED(7SEG-COM-CATHODE)显示,计数部分采用二进制计数器74HC393,通过层层进位,实现数字钟的正常运行,而人工校时则可在进位间加一个或非门来实现。整体系统框图如下图1所示: 图1 数字钟原理系统框图 仿真电路图如下图2所示: 图2 仿真原理图 1、信号发生模块 该模块是采用555定时器和外接元件电阻R和电容C构成的多谐振荡器,脚2和脚6直接相连,它将自激发,成为多谐振荡器。外接电容C通过RA+RB充电,再通过RB放电,在这种工作模式中,电容C在UCC/3和2UCC/3之间充电和放电, 其充电时间(输出为高态)为:t1=0.693(RA+RB)C, 放电时间为: t2=0.693RBC, 周期为: T=t1+t2=0.693(RA+2RB)C, 而振荡频率为: f=1/T=1.43/((RA+2RB)C)

CS231n与深度学习入门>>>学习周记1

无人久伴 提交于 2019-12-23 17:55:44
目录 1 感知机 1.1 感知机的基本概念 1.2 感知机实现的简单逻辑电路 1.2.1 与门(AND gate) 1.2.2与非门与或门(NAND gate,OR gate) 1.2.3 感知机的实现 1.2.4 阶段小结 1.3 感知机的局限性 1.3.1 异或门(XOR gate) 1.3.2 阶段小结 2 基本分类器 2.1 最近邻分类器(Nearest Neighbor Classifier) 2.2 K近邻分类器(k - Nearest Neighbor Classifier) 2.3 交叉验证(Cross-validation) 2.4 阶段小结 3 线性分类器 3.1 计分函数(Score function) 3.2 损失函数(Loss function) 3.2.1 支持向量机损失(Multiclass Support Vector Machine (SVM) ) 3.2.2 Softmax损失 3.3 阶段小结 4 优化(Optimization) 4.1 梯度计算 4.2 梯度下降法(Gradient Descent) 4.3 阶段小结 1 感知机 1.1 感知机的基本概念 一个感知机类似于多个神经元构成的一个整体,接收多个信号,输出一个信号。感知机的信号可以形成流,向前方输送信息。而感知机的信号只有"0"和"1"两种取值。

4.2 门电路的基本原理

匿名 (未验证) 提交于 2019-12-03 00:38:01
现代计算机的CPU和其它很多功能部件都是基于晶体管的集成电路,想要了解计算机组成的基本原理,还是需要有一些集成电路的基本知识。就让我们从最简单的门电路的实现开始吧! 晶体管是构成现代集成电路的基本元件。通常使用的是MOS晶体管,MOS是金属氧化物半导体的缩写。而MOS晶体管又主要有两种类型: 一种我们称为N型MOS管,也简称为NMOS,上图就是NMOS的符号表示。它对外有三个连接:一个是源,一个漏,一个是门。那么只看这个符号是非常抽象的,我们还是来打个比方说明吧!MOS晶体管其工作原理其实很像这个水龙头,电路中的电流就好比水管中的水流,水流的来源也就是源,而水流出的地方就称为漏,控制水流的开关就是门。如果把门打开,水流就会从源流到漏,也就相当于晶体管导通,电流可以从源到漏。对于NMOS来说,其导通的条件是gate端连接了高电平,而当gate端连接低电平时这个晶体管是不导通的。 与NMOS相对还有另一种类型叫做PMOS,它和NMOS的区别就在于当gate端连接低电平时这个晶体管导通,而连接高电平时这个晶体管不导通。这就好比我们有两种类型的水龙头,一种是把这个把手向上拉才会出水,另一种是将这个把手向下压才会出水。用这两种功能相对应的晶体管就构成了互补型的MOS集成电路,也简称为CMOS。那我们就来看一看如何用晶体管构建逻辑门。 最简单的一种逻辑就是取非。那么首先来看非门

2019-2020-1学期 20192421 《网络空间安全专业导论>>第二周学习总结

心不动则不痛 提交于 2019-12-01 07:27:58
在本次对第五章与第四章进行了自主学习后,我对电脑硬件层的门和电路以及计算部件的有关知识有了一定了解,这两章从硬件层结构的层面出发,来辅助加深对于计算机的理解。 计算机是电子设备,它的大多数基础硬件元件控制着电流,而人类则通过这技术利用电流能量来进行计算,第四章将继承前两章讲述的计数系统,进而探讨计算机如何让使用电信号来表示和操作这些二进制值。首先要了解我们根据信号的电平区分信号的值,0-2伏是低电平,由二进制数字0表示,2-5伏范围内是高电平,由二进制数字1表示,然后再来来介绍一下有关概念, 门;对电信号执行基本运算的设备,接受一个或多个输入信号,生成一个输出信号。 电路;相互关联的门的组合,用于实现特定的逻辑函数。 以上是两个计算机的基础设备,描述二者的表示法有三种, 布尔表达式;表示二值逻辑函数的数学表示法 逻辑框图;电路的图形化表示,每种类型的门有自己专用的符号 真值表;列出来所有可能的输入值和有关的输出值的表 在之后有关门和电路的讨论中我们将再对这三种表示法进行探讨,下面让我们来介绍门的分类,分为六种;与门,或门,非门,异或门,与非门,或非门。其中非门接受一个输入值,生成一个输出值;与门与或门接受两个输入值,输出一个输出值;异或门有两个输入,当两个输入相同时,输出为零,否则为一;与非门与或非门都接受两个输入值,这二者实为与门和或门的对立门,即结果和与门和或门相反

2019-2020-1学期 20192426 《网络空间安全导论》第二周学习总结

允我心安 提交于 2019-12-01 07:13:48
第四章 门和电路 4.1计算机和电学 任何电信号都有电平。 一般来说,0~2伏的电压是低电平,由二进制数字0表示,2 ~ 5伏范围内的电压是高电平,由二进制数字1表示。计算机中的信号被限制在这两个范围之内。 门 是对电信号执行基本运算的设备。一个门接受一个或多个输入信号,生成一个输出信号。门的类型很多,每种类型的门执行一个特定的逻辑函数。 电路 是由门组合而成的,可以执行更加复杂的任务。例如,电路可以用来执行算术运算和存储值。在电路中,一个门的输出值通常会作为另一个门或多个门的输入值。电路中的电流由经过精心设计的相互关联的门逻辑控制。 描述门和电路的表示法有三种: 布尔表达式 逻辑框图 真值表 门(gate):对电信号执行基本运算的设备,接受一个或多个输入信号,生成一个输出信号。 电路(circuit):相互关联的门的组合,用于实现特定的逻辑函数。 英国数学家George Boole发明了一种代数运算,其中变量和函数的值只是0或1。这种代数为 布尔(Boolean)代数 ,它的表达式是演示电路活动的极好方式。布尔代数特有的运算和属性使我们能够用数学符号定义和操作电路逻辑。 逻辑框图 是电路的图形化表示。每种类型的门由一个特定的图形符号表示。通过用不同方法把这些门连接在一起,就可以真实地表示出整个电路逻辑。 真值表 列出了一种门可能遇到的所有输入组合和相应的输出

第二周读书笔记

不羁的心 提交于 2019-12-01 06:16:19
硬件层读书笔记 第4章 门和电路 4.1 计算机和电学 任何电信号都有电平 。 我们根据信号的 电平 区分信号的值,分类如下: 0~2伏 的电压是低电平,由二进制数字 0 表示。 2~5伏 范围内的电压是高电平,由二进制数字 1 表示。 注意 :计算机中的信号被 限制 在上述两个范围之内。 门(gate) :对电信号执行基本运算的设备,接受 一个 或 多个 输入信号,生成一个输出信号。( 但一个门接受一个或多个输入信号,生成一个输出的信号 )。 每种类型的门执行一个 特定 的逻辑函数。 电路(circuit) :相互关联的 门的组合 ,用于实现特定的逻辑函数。 例如,电路可用来执行 算术运算 和 存储值 。在电路中,一个门的输出值通常会作为 另一个门 或 多个门 的输入值。电路中的 电流 由经过精心设计的相互关联的门逻辑控制。 描述门和电路的表示法有三种: 1. 布尔表达式 2. 逻辑框图 3. 真值表 布尔代数(Boolean algebra) :表示 二值逻辑函数 的数学表示法。 变量和函数的值: 只是 0或1。 表达式 : 演示电路活动 的极好方式。 布尔代数其 特有的运算 和 属性 使我们能够用 数学符号定义 和 操作电路逻辑 。 逻辑框图(Boolean algebra) : 表示二值逻辑函数的数学表示法。 每种类型的门由一个 特定的 图形符号表示。 真值表(truth

数字电路:可编程逻辑器件PLDs

断了今生、忘了曾经 提交于 2019-11-30 03:11:06
PLDs分类 1.SPLDs:简单可编程逻辑器件,最多600门 2.CPLDs:复杂可编程逻辑器件,上千门 3.FPGAs:现场可编程门阵列,成千上万门 可编程阵列 一个由导体构成的网格,行和列之间有可熔化的连接 通过熔化指定的连接来决定输出 SPLDs分类 1.可编程只读存储器(PROM) 固定与门阵列 可编程或门阵列 2.可编程逻辑阵列(PLA) 可编程与门阵列 可编程或门阵列 3.可编程阵列逻辑(PAL) 一次可编程与门阵列(不可擦除) 固定或门阵列+固定输出逻辑 4.通用阵列逻辑(GAL) 可编程与门阵列 固定或门阵列+可编程输出逻辑(输出逻辑宏单元OLMC) PAL 允许所有SOP表达,输出端有一个反相器,同时,可以添加一个反相器来允许输出端输入,或让输出的信号反馈 GAL 可编程与门阵列由电可擦除CMOS(E2CMOS)单元组成,on时连接,off时断开 OLMC OLMC可以被认为是一个输出的组合,一个输入,或是带寄存器的输出 OLMC里有一个1-of-4 multiplexer(两个输入的多路复用器),它有四种输入,对应OLMC的四种配置: 1.或门输出 2.或门输出的补码 3.带寄存器的或门输出 4.带寄存器的或门输出补码 来源: https://blog.csdn.net/weixin_44123999/article/details/101022880