屏蔽电缆

抑制变频器对密封涂胶机干扰的方法

一个人想着一个人 提交于 2020-04-06 18:59:01
1 确保 控制柜 中的所有设备接地良好,应该使用短、粗的接地线连接到公共地线上。按国家标准规定,其接地电阻应小于 4 欧姆。另外与 变频器 相连的控制设备要与其共地。 2 安装布线时将电源线和控制电缆分开,例如使用独立的线槽等。如果控制电路连接线必须和电源电缆交叉,应成 90° 交叉布线。 3 使用屏蔽导线或双绞线连接控制电路时,确保未屏蔽之处尽可能短,条件允许时应采用电缆套管。 4 确保控制柜中的接触器有灭弧功能,交流接触器采用 R-C 抑制器,也可采用压敏电阻抑制器。 5 用屏蔽和铠装电缆作为电机接线时,要将屏蔽层双端接地。 6 如果变频器运行在对噪声敏感的环境中,可以采用 RFI 滤波器减小来自变频器的传导和辐射干扰。为达到最优效果,滤波器与安装金属板之间应有良好的导电性。 7 在设备排列布置时,应该注意将变频器单独布置,尽量减少可能产生的电磁辐射干扰。 来源: oschina 链接: https://my.oschina.net/u/4457216/blog/3217781

在进行EMC测试时,有哪些规范需要注意?

泄露秘密 提交于 2020-02-05 06:33:47
电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC就围绕这些问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接收器的敏感度,但已延伸到其他学科领域。 在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰,问题的种类包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线形成的回路拾取噪声等,那么在进行EMC测试时具体有哪些规范需要我们注意? 在高速逻辑电路里,这类问题特别脆弱,原因有很多: 1、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁; 2、信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易; 3、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。 4、引起信号线路反射的阻抗不匹配问题。 一、总体概念及考虑 1、五一五规则,即时钟频率到5MHz或脉冲上升时间小于5ns,则PCB板须采用多层板。 2、不同电源平面不能重叠。 3、公共阻抗耦合问题。 VN1=I2ZG为电源I2流经地平面阻抗ZG而在1号电路感应的噪声电压。 由于地平面电流可能由多个源产生,感应噪声可能高过模电的灵敏度或数电的抗扰度。 解决办法 : ①模拟与数字电路应有各自的回路,最后单点接地; ②电源线与回线越宽越好; ③缩短印制线长度; ④电源分配系统去耦。 4

EMC名词 - 猪尾巴效应

故事扮演 提交于 2020-02-03 14:38:46
一、 猪尾巴 效应: (pigtail)即“猪尾巴效应”,通常指电缆屏蔽层与设备金属外壳之间没有360度搭接 在 接地技术 实施过程中,常常是将屏蔽层与被屏蔽的导线分开,屏蔽层被扭绞成一个辫子形状的粗导线后再接地,就是这个辫子形状的粗导线,芯线有很长一段露出屏蔽层,很容易产生分布(寄生)电感,寄生电感对屏蔽层的 屏蔽效能 有着极为不利的影响,这个影响就叫: 猪尾巴 效应。 二、 猪尾巴 效应的影响: 猪尾巴效应引起寄生电感Lp的存在,使屏蔽层的电场屏蔽性能发生了较大的变化,导致电场干扰耦合电压增加。 导致高频搭接阻抗增大,对外EMI增强,同时也会导致静电等高频干扰不易泄放,不能很好地抑制共模辐射.。 三、 猪尾巴 效应避免方法:(下面介绍一个网友的实例文章复制:https://zhidao.baidu.com/question/18971822.html) 在“猪尾巴”上焊了大约6CM左右的一段锡线,将其圆成1 .5CM左右直径的一个圆环将这个“猪尾巴环天线”与频谱分析仪的射频电缆连接,设置频谱仪的SPAN为1.5GHz~4GHz(我们的频谱仪只能到4GHz),并将频谱仪设置为寻找并保持最大轨迹点,将手机与CMU200相连并呼叫,连接后设置手机的输出功率为最大(GSM为PCL5)。将“猪尾巴环天线”放在手机主板上探寻。首先找RF部分,它离天线最近。结果

看完从此远离EMC困扰

杀马特。学长 韩版系。学妹 提交于 2020-01-11 05:19:19
电磁兼容性或电磁兼容(EMC)是在电学中研究意外电磁能量的产生、传播和接收,以及这种能量所引起的有害影响。目标是在相同环境下,涉及电磁现象的不同设备都能够正常运转,而且不对此环境中的任何设备产生难以忍受的电磁干扰之能力。下面分几部分详细介绍。 第一部分 电磁骚扰的耦合机理 1、基本概念 电磁骚扰传播或耦合,通常分为两大类:即传导骚扰传播和辐射骚扰传播。通 过导体传播的电磁骚扰,叫传导骚扰;通过空间传播的电磁骚扰,叫辐射骚扰。 上图传染病的模型非常近似: 2、 电磁骚扰的常用单位 骚扰的单位通用分贝来表示,分贝的原始定义为两个功率的比: 通常用 dBm 表示功率的单位,dBm 即是功率相对于 1mW 的值: 通过以下的推导可知电压由分贝表示为(注意有一个前提条件为 R1=R2): 通常用 dBuV 表示电压的大小,dBuV 即是电压相对于 1uV 的值。 对于辐射骚扰通常用电磁场的大小来度量,其单位是 V/m。通常用的单位是dBuV/m。 3、传导干扰 a、共阻抗耦合 由两个回路经公共阻抗耦合而产生,干扰量是电流 i,或变化的电流 di/dt。 当两个电路的地电流流过一个公共阻抗时,就发生了公共阻抗耦合。我们在放大器中,级与级之间的一种耦合方式是“阻容”耦合方式,这就是一种利用公共阻抗进行信号耦合的应用。在这里,上一级的输出与下一级的输入共用一个阻抗。 由于地线就是信号的回流线

EMC整改——常用小方法

大兔子大兔子 提交于 2019-12-27 12:01:09
【推荐】2019 Java 开发者跳槽指南.pdf(吐血整理) >>> 针对EMC整改中常用的问题进行、探讨,力图抛砖引玉进行讨论。 首先,要根据实际情况对产品进行诊断,分析其干扰源所在及其相互干扰的途径和方式。再根据分析结果,有针对性的进行整改。 一般来说主要的整改方法有如下几种: 1、减弱干扰源、在找到干扰源的基础上,可对干扰源进行允许范围内的减弱,减弱源的方法一般有如下方法: 1)、在IC的Vcc和GND之间加去耦电容,该电容的容量在0。01μF枣0。1μF之间,安装时注意电容器的引线,使它越短越好。 2)、在保证灵敏度和信噪比的情况下加衰减器。如VCD、DVD视盘机中的晶振,它对电磁兼容性影响较为严重,减少其幅度就是可行的方法之一,但其不是唯一的解决方法。 3)、还有一个间接的方法就是使信号线远离干扰源。 2、电线电缆的分类整理、在电子设备中,线间耦合是一种重要的途径,也是造成干扰的重要原因,因为频率的因素,可大体分为高频耦合与低频耦合。因耦合方式不同,其整改方法也是不同的,下边分别讨论: 1)低频耦合、低频耦合是指导线长度等于或小于1/16波长的情况,低频耦合又可分为电场和磁场耦合,电场耦合的物理模型是电容耦合,因此整改的主要目的是减小分布耦合电容或减小耦合量,可采用如下的方法: a、增大电路间距是减小分布电容的最有效的方法。 b、追加高导电性屏蔽罩

EMC理论基础知识——电磁屏蔽

本秂侑毒 提交于 2019-12-13 11:47:10
【推荐】2019 Java 开发者跳槽指南.pdf(吐血整理) >>> 1、 屏蔽效能的概念 屏蔽是利用屏蔽体来阻挡或减小电磁能传输的一种技术,是抑制电磁干扰的重要手段之一。屏蔽有两个目的,一是限值内部辐射的电磁能量泄漏出该内部区域,二是防止外来的辐射干扰进入某一区域。 电磁场通过金属材料隔离时,电磁场的强度将明显降低,这种现象就是金属材料的屏蔽作用。我们可以用同一位置无屏蔽体时电磁场的强度与加屏蔽体之后电磁场的强度之比来表征金属材料的屏蔽作用,定义屏蔽效能(Shielding Effectiveness,简称 SE): 2、屏蔽体上孔缝的影响 实际上,屏蔽体上面不可避免地存在各种缝隙、开孔以及进出电缆等各种缺陷,这些缺陷将对屏蔽体的屏蔽效能有急剧的劣化作用。上节中分析的理想屏蔽体在 30MHz 以上的屏蔽效能已经足够高,远远超过工程实际的需要。真正决定实际屏蔽体的屏蔽效能的因素是各种电气不连续缺陷,包括:缝隙、开孔、电缆穿透等。屏蔽体上面的缝隙十分常见,特别是目前机柜、插箱均是采用拼装方式,其缝隙十分多,如果处理不妥,缝隙将急剧劣化屏蔽体的屏蔽效能。 3、孔缝屏蔽的总体设计思想 根据小孔耦合理论,决定孔缝泄漏量的因素主要有两个:孔缝面积和孔缝最大线度尺寸。两者皆大,则泄漏最为严重;面积小而最大线度尺寸大则电磁泄漏仍然较大。如图所示为一典型机柜示意图,上面的孔缝主要分为四类: (1

透彻解析信号地与电源地的关系

对着背影说爱祢 提交于 2019-12-08 11:09:35
   电源地 主要是针对电源回路电流所走的路径而言的,一般来说 电源地 流过的电流较大,而 信号地 主要是针对两块芯片或者模块之间的通信信号的回流所流过的路径,一般来说 信号地 流过的电流很小,其实两者都是GND,之所以分开来说,是想让大家明白在布PCB板时要清楚地了解电源及信号回流各自所流过的路径,然后在布板时考虑如何避免电源及信号共用回流路径,如果共用的话,有可能会导致 电源地 上大的电流会在 信号地 上产生一个电压差(可以解释为:导线是有阻抗的,只是很小的阻值,但如果所流过的电流较大时,也会在此导线上产生电位差,这也叫共阻抗干扰),使信号地的真实电位高于0V,如果信号地的电位较大时,有可能会使信号本来是高电平的,但却误判为低电平。 本文引用地址: http://www.eepw.com.cn/article/201611/340655.htm   一、不同接地   当然电源地本来就很不干净,这样做也避免由于干扰使信号误判。所以将两者地在布线时稍微注意一下,就可以。一般来说即使在一起也不会产生大的问题,因为数字电路的门限较高。除了正确进行接地设计、安装,还要正确进行各种不同信号的接地处理。控制系统中,大致有以下几种地线:   1、数字地   数字地:也叫逻辑地,是各种开关量(数字量)信号的零电位。   2模拟地   模拟地:是各种模拟量信号的零电位。   3、信号地   信号地

讲讲简单的电源隔离和信号地,电源地的处理

こ雲淡風輕ζ 提交于 2019-12-08 11:06:25
一般在我们的AD系统里面,都有非常明确的模拟电源/模拟地;数字电源数字地,这些的处理相对比较重要.通常的系统中== 1,我们常用10~20欧姆电阻来做个模拟电源和数字电源的隔离,可以从下图中看出,当然,使用分组的隔离电源是最好的选择,但是成本相对较高 2,处理模拟地数字地时,最终使用1点接连的办法,这个连接点要选在PCB上的电荷平衡点,以防止出现电压差,这个需要PCB和模拟设计良好的基础及经验 3,使用PSRR高的LDO,尽量避免使用DCDC和纹波超过300UV的电源温压器件,当然,我们可以通过差分输入来减少来自电源的干扰 4,良好的屏蔽罩同样可以减少外部空间电磁辐射对AD系统的影响,诸如雷达,手机辐射,紫外线等 电源地主要是针对电源回路电流所走的路径而言的,一般来说电源地流过的电流较大,而信号地主要是针对两块芯片或者模块之间的通信信号的回流所流过的路径,一般来说信号地流过的电流很小,其实两者都是GND,之所以分开来说,是想让大家明白在布PCB板时要清楚地了解电源及信号回流各自所流过的路径,然后在布板时考虑如何避免电源及信号共用回流路径,如果共用的话,有可能会导致电源地上大的电流会在信号地上产生一个电压差(可以解释为:导线是有阻抗的,只是很小的阻值,但如果所流过的电流较大时,也会在此导线上产生电位差,这也叫共阻抗干扰),使信号地的真实电位高于0V,如果信号地的电位较大时

车载电子设备电磁兼容设计的基本要求及方法

放肆的年华 提交于 2019-12-06 11:50:54
随着科学技术的不断发展,电子设备的数量及应用逐渐增多,结果必将造成电磁干扰越来越严重。 在日趋恶劣的电磁环境中,如若不采取恰当的电磁屏蔽措施,会导致设备之间的电磁干扰日益严重,电子设备的性能下降,甚者会危及到信息的安全。为了保证电子设备在复杂的电磁环境中既不干扰其他设备,而又不受其他设备干扰的影响而能正常工作,这就要求在设备研制的初期阶段必须从结构、技术等方面进行严格的电磁兼容设计。 1 电磁兼容设计的基本要求 电磁兼容性是电子设备的主要性能之一,在进行设备功能设计的同时,还应进行电磁兼容设计。 电磁兼容设计的目的是使所设计的设备在复杂电磁环境中实现电磁兼容,因此在进行电磁兼容设计时应满足以下要求: 首先明确设备所满足的电磁兼容指标,然后确定设备的敏感器件、干扰源及干扰途径,有针对性地采取措施,最后通过试验了解设备是否达到了电磁兼容指标要求。 2 电磁兼容设计所采取的方法 对于通信车而言,通常其所装载的设备量很多,包括配电设备、通信设备及终端设备等,各设备间很容易形成电磁干扰,进而影响通信质量,因此设备在进行电磁兼容设计时要从3 要素( 干扰源、耦合途径和敏感设备) 出发,采取各种有效手段,抑制干扰源,消除或减弱干扰耦合,增加敏感设备的抗干扰能力。 以某车载电子设备为例,由数字电流表、数字电压表、转换开关、断路器、控制保护单元、互感器、接触器等单元及元器件组成,其中数字电流表

硬件EMC设计规范

别来无恙 提交于 2019-12-06 06:31:53
硬件 EMC 设计规范 引言: 本规范只简绍 EMC 的主要原则与结论,为硬件工程师们在开发设计中抛砖引玉。 电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。 EMC 就围绕这些问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接收器的敏感度,但已延伸到其他学科领域。 本规范重点在单板的 EMC 设计上,附带一些必须的 EMC 知识及法则。在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。问题的种类包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线形成的回路拾取噪声等。 在高速逻辑电路里,这类问题特别脆弱,原因很多: 1 、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁; 2 、信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易; 3 、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。 4 、引起信号线路反射的阻抗不匹配问题。 一、总体概念及考虑 1 、五一五规则,即时钟频率到 5MHz 或脉冲上升时间小于 5ns ,则 PCB 板须采用多层板。 2 、不同电源平面不能重叠。 3 、公共阻抗耦合问题。 模型: V N1 = I 2 Z G 为电源 I 2 流经地平面阻抗 Z G 而在 1 号电路感应的噪声电压。