电阻

STM32输入模式

匿名 (未验证) 提交于 2019-12-03 00:17:01
一、推挽输出:    当一个三级管开通的时候另一个关断,根据B端来确定, 当B为1时上边三极管导通,下边关闭; 当B为0时下边三极管导通,上边关闭。 此为推挽   二、开漏输出: OPEN-DRAIN提供了灵活的输出方式,但是也有其弱点,就是带来上升沿的延时。因为上升沿是通过外接上拉无源电阻对负载充电,所以当电阻选择小时延时就小,但功耗大;反之延时大功耗小。所以如果对延时有要求,则建议用下降沿输出。 可以将多个开漏输出的Pin,连接到一条线上。通过一只上拉电阻,在不增加任何器件的情况下,形成“与逻辑”关系。这也是I2C,SMBus等总线判断总线占用状态的原理。补充:什么是“线与”?: 其实可以简单的理解为:在所有引脚连在一起时,外接一上拉电阻,如果有一个引脚输出为逻辑0,相当于接地,与之并联的回路“相当于被一根导线短路”,所以外电路逻辑电平便为0,只有都为高电平时,与的结果才为逻辑1。 三、浮空输入 逻辑器件的输入引脚既不接高电平,也不接低电平。由于逻辑器件的内部结构,当它输入引脚悬空时,相当于该引脚接了高电平。一般实际运用时,引脚不建议悬空,易受干扰。 四、上拉输入/下拉输入/模拟输入: 1、上拉输入:上拉就是把电位拉高,比如拉到Vcc。上拉就是将不确定的信号通过一个电阻嵌位在高电平! 2、下拉输入:就是把电压拉低,拉到GND。 3、模拟输入:模拟输入是指传统方式的输入

usb热插拔原理

匿名 (未验证) 提交于 2019-12-02 23:43:01
在讲插拔时,我们先了解一下设备插入到hub里面,会有什么结果。 “USB主机是如何检测到设备的插入的呢?首先,在USB集线器的每个下游端口的D+和D-上, 分别接了一个15K欧姆的下拉电阻到地。这样,在集线器的端口悬空时,就被这两个下拉电阻 拉到了低电平。而在USB设备端,在D+或者D-上接了1.5K欧姆上拉电阻。对于全速和高速设备, 上拉电阻是接在D+上;而低速设备则是上拉电阻接在D-上。这样,当设备插入到集线器时, 由1.5K的上拉电阻和15K的下拉电阻分压,结果就将差分数据线中的一条拉高了。集线器检测 到这个状态后,它就报告给USB主控制器(或者通过它上一层的集线器报告给USB主控制器), 这样就检测到设备的插入了。USB高速设备先是被识别为全速设备,然后通过HOST和DEVICE 两者之间的确认,再切换到高速模式的。在高速模式下,是电流传输模式,这时将D+上的 上拉电阻断开。”引用自《USB入门系列之五》。 文章来源: https://blog.csdn.net/hbcbgcx/article/details/91884216

上拉、下拉电阻的原理和作用

匿名 (未验证) 提交于 2019-12-02 23:26:52
概述: 上拉电阻 :将一个不确定的信号(高或低电平),通过一个电阻与电源VCC相连,固定在高电平。 下拉电阻 :将一个不确定的信号(高或低电平),通过一个电阻与地GND相连,固定在低电平。 上、下拉电阻的作用: 一般说法是上拉增大电流,下拉电阻是用来吸收电流。 1、当 TTL 电路驱动 CMOS 电路时,如果电路输出的高电平低于 CMOS 电路的最低高电平 (一般为 3.5V), 这时就需要在 TTL 的输出端接上拉电阻,以提高输出高电平的值。 2、OC 门电路必须使用上拉电阻,以提高输出的高电平值。 3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在 CMOS 芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干 扰能力。 6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制 反射波干扰。 上拉电阻阻值的选择原则: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在 1K 到 10K 之间选取

受控电源

假如想象 提交于 2019-12-02 14:35:52
1. 受控电源的激励电压或者激励电流受电路中某部分电压或者电流控制; 2.控制端子为什么是开路电压 或者短路电流呢? 3. 电压源或者电流源实际是就是激励源,所谓激励源就是为电路产生电压或者电流。 4.受控源用来反映电路中某处的电压或者电流能够控制另一处电压或者电流的现象,或者表示一处的电路变量与另一处电路变量的耦合关系。 5.无源一端口网络输入电阻与等效电阻的区别是什么? 答:无源一端口网络的输入电阻和其等效电阻的数值是相等的。所以,可以通过求等效电阻 来得到输入电阻的值。 6.如何求输入电阻 1. 当网络中无受控源时,按照电阻的等效变换来求,电阻的串联、并联或者Y-Delta变换等。 2. 当无源一端口网络含受控源时,则需要采用附加电源法。 来源: https://blog.csdn.net/dream_201306/article/details/100151520

贴片电阻封装

痞子三分冷 提交于 2019-12-02 11:00:12
封装尺寸与功率关系:   0201 1/20W   0402 1/16W   0603 1/10W   0805 1/8W   1206 1/4W 封装尺寸与封装的对应关系 0402=1.0mmx0.5mm   0603=1.6mmx0.8mm   0805=2.0mmx1.2mm   1206=3.2mmx1.6mm   1210=3.2mmx2.5mm   1812=4.5mmx3.2mm   2225=5.6mmx6.5mm 来源: https://www.cnblogs.com/braveheart007/p/11742413.html

[usOJ4888]電圧

China☆狼群 提交于 2019-12-02 09:26:16
题目 传送门 题目描述 电路由 N N N 个节点和 M M M 根细长的电阻组成。节点编号为 1 , 2 , 3 , ⋯   , N 1,2,3,\cdots,N 1 , 2 , 3 , ⋯ , N 。 每个节点可设定为两种电平之一:高电平或者低电平。每个电阻连接两个节点,只有一端是高电平,另一端是低电平的电阻才会有电流流过。两端都是高电平或者低电平的电阻不会有电流流过。 试求:有多少个电阻,可以通过调节各节点的电压,使得「没有电流流经该电阻,且其他 M − 1 M-1 M − 1 根电阻中都有电流流过」。 输出输出格式 (就是你想的那样) 数据范围与约定 对于所有测试数据, 2 ≤ N ≤ 1 0 5 , 1 ≤ M ≤ 2 × 1 0 5 2\le N\le 10^5,1\le M\le 2\times 10^5 2 ≤ N ≤ 1 0 5 , 1 ≤ M ≤ 2 × 1 0 5 ,不保证图是连通的,不保证没有重边。 思路 本质是类似 二分图 的东西。说白了就是找到 所有奇环的公共边 。 但是与完全删掉这条边不同。这条边 不能在偶环上 。否则就会……(试一试就知道了) 然后要找到一个环。不用 tarjan \text{tarjan} tarjan 等神奇算法,只需要建一个 dfs \text{dfs} dfs 树,然后考虑 一条 非树边与树边构成的环。 为什么不用考虑两条边的

问题:铁质插头和铜质插头在2200瓦功率下,每年电费损耗的费用差别多少?

允我心安 提交于 2019-12-01 21:02:43
问题:铁质插头和铜质插头在2200瓦功率下,每年电费损耗的费用差别多少? 假设:插头零线和火线均采用1平方厘米横截面,长度2.5厘米的插头,零线和火线的长度之和为5厘米。 铁的电阻率为:9.78*10^-8欧姆/米, 既:当铁线的横截面为1平方厘米且长度为1米时的电阻为0.0978欧姆,每公里为97.8欧姆 既:5厘米的电阻为0.005欧姆 铜的电阻率为:1.75*10^-8欧姆/米, 既:当铜线的横截面为1平方厘米且长度为1米时的电阻为0.0175欧姆,每公里为17.5欧姆 既:5厘米的电阻为0.001欧姆 用电器工作在10A电流下,内阻为22欧姆(是铁插头的4400倍电阻,是铜插头的22000倍电阻) 此时如果去测量铜插头的电压应该是10毫伏特,铁插头为50毫伏特(猜测的) 因此铜质插头消耗的功率为0.1瓦,一年电费约0.7元(0.8元每度电) 而铁质插头消耗的功率为0.5瓦,一年电费约3.5元(0.8元每度电) 铁质插头和铜质插头差价为2-3元。因此投资铜插头1年后即可回本。 但如果插头用在400瓦的服务器上,则需要5年时间回本。 来源: https://www.cnblogs.com/xiangxisheng/p/11717535.html

磁珠和电感

非 Y 不嫁゛ 提交于 2019-12-01 11:32:18
磁珠和电感 一般习惯:一根导线在 磁性材料 的通孔中穿过的称为磁珠,导线在 磁性材料 上绕制的称为电感 有以下三点区别: 1、磁珠本身理论上是耗能元件,电感理论上是不耗能的。 2、电感的磁材是不封闭的,典型结构是磁棒,磁力线一部分通过磁材(磁棒),还有一部分是在空气中的;而磁珠的磁材是封闭的,典型结构是磁环,几乎所有磁力线都在磁环内,不会散发到空气中去。 3、磁环中的磁场强度不断变化,会在磁材里感应出电流,选用高磁滞系数和低电阻率的磁材就能把这些高频能量转换成热能,进而消耗掉。而电感则相反,要选低磁滞系数和高电阻率的磁材,以尽可能的使电感在整个频带内呈现一致的电感值。 电感是一种基本电子元件,属于统称。与之类似,电阻也是统称,但内部有很多种分类,比如按功率分类(大功率,小 功率电阻 ),按功能用途分类( 上拉电阻 , 负载电阻 ,热敏电阻等)。而磁珠是一种特殊作用的电感(专用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的能力),它具有很高的电阻率和磁导率,且频率特性与普通电感不一样,只对 高频信号 有比较强的抑制能力,而低频时,电阻比电感小得多,一般磁珠都以XXX MHz/XXX欧(特别注意,磁珠的单位是欧姆!而电感的单位是 亨利 ,完全不一样)的形式来表示,这与电感的表示法也不同(电感一般标电感值)。从功能上看,电感用在电源滤波方面很多,属于储能元件

Arduino 模拟引脚

北战南征 提交于 2019-12-01 09:57:20
Arduino的模拟引脚的引用,网上不错的一篇文章 参考:http://blog.sina.com.cn/s/blog_156e62ef90102xjio.html 模拟引脚 本文是对于Arduino芯片上模拟引脚的介绍。上面所说的Arduino芯片主要包括(Atmega8, Atmega168,Atmega328或Atmega1280)。 数模转换电路 Arduino中使用的Atmega控制器都配有一个板载6通道数模转换器,这个转换器的精度为10bit,能够返回0-1023的整数。尽管模拟引脚的主要功能是读取模拟信号,但是实际上和0-13号数字引脚一样,模拟引脚也可以进行INPUT、OUTPUT操作( GPIO )。因此,如果你在做项目时需要更多的数字引脚,那么模拟引脚也可用作 GPIO 操作。 引脚编号 A0、A1、A2、A3……就是模拟引脚的编号。你可以用这个编号让模拟引脚输出高电平或低电平。下面的例子会将A0口设置为输出模式,并且输出高电平 1 pinMode(A0, OUTPUT); 2 digitalWrite(A0, HIGH); 上拉电阻 模拟引脚也有和数字引脚一样的内置上拉电阻。通过下列代码激活模拟引脚内部的上拉电阻。 digitalWrite(A0, HIGH); // 将上拉电阻激活。(这与普通的输入引脚有点区别) 但是激活了上拉电阻后,再用

AVR单片机教程——数码管

烂漫一生 提交于 2019-12-01 07:29:52
先解答之前一个思考题:如果不把引脚配置为输出而写高电平,连接LED会怎样? 实验结果是,LED会亮,但相比于输出高电平的情况,亮度很低。这是为什么呢? 通过上一篇教程我们知道,引脚输入输出模式是由寄存器DDRx中DDxn位控制的,可以推断出 pin_mode 函数会改变一个引脚对应的DDxn值,输入为0,输出为1,而其复位后的值为0,即输入,因此如果不把引脚配置为输出,它的模式就是输入。类似地 pin_write 函数会改变PORTxn,其值为函数的第二个参数。 所以不配置输出而写高电平的结果就是,这一引脚的DDxn为0,PORTxn为1,是带上拉电阻的输入模式。上拉电阻相当于VCC接电阻后再接在引脚上,外部电路是引脚接一个电阻再接一个LED到地,总体可以等效为LED被一个电阻限流后接在VCC和地之间,因此LED会亮。 这个电阻的阻值是上拉电阻和本来的限流电阻的阻值之和,上拉电阻是比较大的(根据datasheet P432 Figure30-164可以估算出上拉电阻约40kΩ),相比于限流电阻就是外电阻的输出高电平的情况,LED上的电流小很多,因此亮度也相应低了。 这是一个模拟电路的问题,只用数字电路的分析方法是解决不了的。这个简答的问题也反映了单片机相关知识的综合性。 今天来讲数码管,就是开发板左边那两个日字。 早期数码管也成为辉光灯,依靠气体放点发光,现在一般指7段数码管